顶部
收藏

数字电子技术基础(第五版)

“十五”国家规划教材

作者:
阎石
定价:
64.50元
ISBN:
978-7-04-019383-1
版面字数:
720.000千字
开本:
16开
全书页数:
590页
装帧形式:
平装
重点项目:
“十五”国家规划教材
出版时间:
2011-11-21
读者对象:
高等教育
一级分类:
电气/电子信息/自动化类
二级分类:
电子电气类核心课程
三级分类:
数字电子技术

本书是普通高等教育“十五”国家级规划教材。本书以前各版曾分别获得北京市教育教学成果一等奖、国家教委优秀教材一等奖、国家级优秀教材奖。

新版教材是在基本保持第四版教材内容、理论体系和风格的基础上,按照教育部2004年修订的“数字电子技术基础课程教学基本要求”修订而成的。本次修订除改写了部分章节外,还增加了硬件描述语言和EDA软件应用的基础知识。此外,还在多数小结后面增设了复习思考题。为了便于教学,也为了便于读者今后阅读外文教材和使用外文版的EDA软件,书中采用了目前国际上流行的图形逻辑符号。

全书主要内容有:数制和码制、逻辑代数基础、门电路、组合逻辑电路、触发器、时序逻辑电路、半导体存储器、可编程逻辑器件、硬件描述语言、脉冲波形的产生和整形、数-模和模-数转换等共11章。

本书可作为电气信息类、仪器仪表类各专业的教科书,也可供其他相关理工科专业选用以及社会读者阅读。

  • 前辅文
  • 第一章 数制和码制
    • 1.1 概述
    • 1.2 几种常用的数制
    • 1.3 不同数制间的转换
    • 1.4 二进制算术运算
      • 1.4.1 二进制算术运算的特点
      • 1.4.2 反码、补码和补码运算
    • 1.5 几种常用的编码
    • 本章小结
    • 习题
  • 第二章 逻辑代数基础
    • 2.1 概述
    • 2.2 逻辑代数中的三种基本运算
    • 2.3 逻辑代数的基本公式和常用公式
      • 2.3.1 基本公式
      • 2.3.2 若干常用公式
    • 2.4 逻辑代数的基本定理
      • 2.4.1 代入定理
      • 2.4.2 反演定理
      • 2.4.3 对偶定理
    • 2.5 逻辑函数及其表示方法
      • 2.5.1 逻辑函数
      • 2.5.2 逻辑函数的表示方法
      • 2.5.3 逻辑函数的两种标准形式
      • 2.5.4 逻辑函数形式的变换
    • 2.6 逻辑函数的化简方法
      • 2.6.1 公式化简法
      • 2.6.2 卡诺图化简法
      • *2.6.3 奎恩-麦克拉斯基化简法(Q-M法)
    • 2.7 具有无关项的逻辑函数及其化简
      • 2.7.1 约束项、任意项和逻辑函数式中的无关项
      • 2.7.2 无关项在化简逻辑函数中的应用
    • *2.8 用Multisim 7进行逻辑函数的化简与变换
    • 本章小结
    • 习题
  • 第三章 门电路
    • 3.1 概述
    • 3.2 半导体二极管门电路
      • 3.2.1 半导体二极管的开关特性
      • 3.2.2 二极管与门
      • 3.2.3 二极管或门
    • 3.3 CMOS门电路
      • 3.3.1 MOS管的开关特性
      • 3.3.2 CMOS反相器的电路结构和工作原理
      • 3.3.3 CMOS反相器的静态输入特性和输出特性
      • 3.3.4 CMOS反相器的动态特性
      • 3.3.5 其他类型的CMOS门电路
      • 3.3.6 CMOS电路的正确使用
      • 3.3.7 CMOS数字集成电路的各种系列
    • *3.4 其他类型的MOS集成电路
      • 3.4.1 PMOS电路
      • 3.4.2 NMOS电路
    • 3.5 TTL门电路
      • 3.5.1 双极型三极管的开关特性
      • 3.5.2 TTL反相器的电路结构和工作原理
      • 3.5.3 TTL反相器的静态输入特性和输出特性
      • 3.5.4 TTL反相器的动态特性
      • 3.5.5 其他类型的TTL门电路
      • 3.5.6 TTL数字集成电路的各种系列
    • *3.6 其他类型的双极型数字集成电路
      • 3.6.1 ECL电路
      • 3.6.2 I2L电路
    • *3.7 BiCMOS电路
    • *3.8 TTL电路与CMOS电路的接口
    • 本章小结
    • 习题
  • 第四章 组合逻辑电路
    • 4.1 概述
    • 4.2 组合逻辑电路的分析方法和设计方法
      • 4.2.1 组合逻辑电路的分析方法
      • 4.2.2 组合逻辑电路的设计方法
    • 4.3 若干常用的组合逻辑电路
      • 4.3.1 编码器
      • 4.3.2 译码器
      • 4.3.3 数据选择器
      • 4.3.4 加法器
      • 4.3.5 数值比较器
    • 4.4 组合逻辑电路中的竞争-冒险现象
      • 4.4.1 竞争-冒险现象及其成因
      • *4.4.2 检查竞争-冒险现象的方法
      • 4.4.3 消除竞争-冒险现象的方法
    • *4.5用Multisim 7分析组合逻辑电路
    • 本章小结
    • 习题
  • 第五章 触发器
    • 5.1 概述
    • 5.2 SR锁存器
    • 5.3 电平触发的触发器
    • 5.4 脉冲触发的触发器
    • 5.5 边沿触发的触发器
    • 5.6 触发器的逻辑功能及其描述方法
      • 5.6.1 触发器按逻辑功能的分类
      • 5.6.2 触发器的电路结构和逻辑功能、触发方式的关系
    • *5.7 触发器的动态特性
      • 5.7.1 SR锁存器的动态特性
      • 5.7.2 电平触发SR触发器的动态特性
      • 5.7.3 主从触发器的动态特性
      • 5.7.4 维持阻塞触发器的动态特性
    • 本章小结
    • 习题
  • 第六章 时序逻辑电路
    • 6.1 概述
    • 6.2 时序逻辑电路的分析方法
      • 6.2.1 同步时序逻辑电路的分析方法
      • 6.2.2 时序逻辑电路的状态转换表、状态转换图、状态机流程图和时序图
      • *6.2.3 异步时序逻辑电路的分析方法
    • 6.3 若干常用的时序逻辑电路
      • 6.3.1 寄存器和移位寄存器
      • 6.3.2 计数器
      • *6.3.3 顺序脉冲发生器
      • *6.3.4 序列信号发生器
    • 6.4 时序逻辑电路的设计方法
      • 6.4.1 同步时序逻辑电路的设计方法
      • *6.4.2 时序逻辑电路的自启动设计
      • *6.4.3 异步时序逻辑电路的设计方法
      • *6.4.4 复杂时序逻辑电路的设计
    • 6.5 时序逻辑电路中的竞争-冒险现象
    • *6.6 用Multisim 7分析时序逻辑电路
    • 本章小结
    • 习题
  • 第七章 半导体存储器
    • 7.1 概述
    • 7.2 只读存储器(ROM)
      • 7.2.1 掩模只读存储器
      • 7.2.2 可编程只读存储器(PROM)
      • 7.2.3 可擦除的可编程只读存储器(EPROM)
    • 7.3 随机存储器(RAM)
      • 7.3.1 静态随机存储器(SRAM)
      • *7.3.2 动态随机存储器(DRAM)
    • 7.4 存储器容量的扩展
      • 7.4.1 位扩展方式
      • 7.4.2 字扩展方式
    • 7.5 用存储器实现组合逻辑函数
    • 本章小结
    • 习题
  • 第八章 可编程逻辑器件
    • 8.1 概述
    • *8.2 现场可编程逻辑阵列(FPLA)
    • 8.3 可编程阵列逻辑(PAL)
      • 8.3.1 PAL的基本电路结构
      • 8.3.2 PAL的几种输出电路结构和反馈形式
      • 8.3.3 PAL的应用举例
    • 8.4 通用阵列逻辑(GAL)
      • 8.4.1 GAL的电路结构
      • 8.4.2 输出逻辑宏单元(OLMC)
      • 8.4.3 GAL的输入特性和输出特性
    • 8.5 可擦除的可编程逻辑器件(EPLD)
      • 8.5.1 EPLD的基本结构和特点
      • *8.5.2 EPLD的与-或逻辑阵列
      • *8.5.3 EPLD的输出逻辑宏单元(OLMC)
    • 8.6 复杂的可编程逻辑器件(CPLD)
      • 8.6.1 CPLD的总体结构
      • *8.6.2 CPLD的通用逻辑模块(GLB)
      • *8.6.3 CPLD的输入/输出单元(IOC)
    • 8.7 现场可编程门阵列(FPGA)
      • 8.7.1 FPGA的基本结构
      • *8.7.2 FPGA的IOB和CLB
      • *8.7.3 FPGA的互连资源
      • *8.7.4 编程数据的装载
    • 8.8 在系统可编程通用数字开关(ispGDS)
    • 8.9 PLD的编程
    • 本章小结
    • 习题
  • *第九章 硬件描述语言简介
    • 9.1 概述
    • 9.2 Verilog HDL简介
      • 9.2.1 基本程序结构
      • 9.2.2 词法构成
      • 9.2.3 模块的两种描述方式
    • 9.3 用Verilog HDL描述逻辑电路的实例
    • 本章小结
    • 习题
  • 第十章 脉冲波形的产生和整形
    • 10.1 概述
    • 10.2 施密特触发器
      • 10.2.1 用门电路组成的施密特触发器
      • *10.2.2 集成施密特触发器
      • 10.2.3 施密特触发器的应用
    • 10.3 单稳态触发器
      • 10.3.1 用门电路组成的单稳态触发器
      • 10.3.2 集成单稳态触发器
    • 10.4 多谐振荡器
      • 10.4.1 对称式多谐振荡器
      • 10.4.2 非对称式多谐振荡器
      • 10.4.3 环形振荡器
      • 10.4.4 用施密特触发器构成的多谐振荡器
      • 10.4.5 石英晶体多谐振荡器
    • 10.5 555定时器及其应用
      • 10.5.1 555定时器的电路结构与功能
      • 10.5.2 用555定时器接成的施密特触发器
      • 10.5.3 用555定时器接成的单稳态触发器
      • 10.5.4 用555定时器接成的多谐振荡器
    • *10.6 用Multisim 7分析脉冲电路
    • 本章小结
    • 习题
  • 第十一章 数-模和模-数转换
    • 11.1 概述
    • 11.2 D/A转换器
      • 11.2.1 权电阻网络D/A转换器
      • 11.2.2 倒T形电阻网络D/A转换器
      • 11.2.3 权电流型D/A转换器
      • *11.2.4 开关树形D/A转换器
      • *11.2.5 权电容网络D/A转换器
      • 11.2.6 具有双极性输出的D/A转换器
      • 11.2.7 D/A转换器的转换精度与转换速度
    • 11.3 A/D转换器
      • 11.3.1 A/D转换的基本原理
      • 11.3.2 取样-保持电路
      • 11.3.3 并联比较型A/D转换器
      • 11.3.4 反馈比较型A/D转换器
      • 11.3.5 双积分型A/D转换器
      • 11.3.6 V-F变换型A/D转换器
      • 11.3.7 A/D转换器的转换精度与转换速度
    • 本章小结
    • 习题
  • 附 录
    • 附录一 《电气图用图形符号——二进制逻辑单元》(GB472812—85)简介
    • 附录二 基本逻辑单元图形符号对照表
  • 部分习题答案
  • 参考文献
  • 名词索引

相关图书