顶部
收藏

数字逻辑设计基础


作者:
何建新 高胜东
定价:
33.50元
ISBN:
978-7-04-034322-9
版面字数:
560.000千字
开本:
16开
全书页数:
352页
装帧形式:
平装
重点项目:
暂无
出版时间:
2012-02-20
读者对象:
高等教育
一级分类:
电气/电子信息/自动化类
二级分类:
电子电气类核心课程
三级分类:
数字电子技术

本书系统介绍了数字逻辑电路的基本概念和基本原理,介绍了传统数字电路的分析、设计方法和现代数字系统设计方法,介绍了硬件描述语言VHDL及EDA软件在数字逻辑电路设计和数字系统设计方面的应用。书中给出了大量典型的例题和工程应用实例。全书共13章,内容主要包括:数字逻辑基础、VHDL、逻辑门电路、组合逻辑电路、触发器、时序逻辑电路、脉冲产生与整形电路、半导体存储器、数模和模数转换器、可编程逻辑器件及其应用、数字系统设计基础等。

本书可作为电子信息类、自动化类、计算机类等有关专业的本科生教材或教学参考书,也可供有关专业的工程技术人员参考。

  • 前辅文
  • 第1章 概述
    • 1.1 数字逻辑电路的发展简史
    • 1.2 模拟与数字
      • 1.2.1 模拟信号和数字信号
      • 1.2.2 模拟电路和数字电路
      • 1.2.3 数字系统
    • 1.3 典型数字系统实例——8位模型计算机
      • 1.3.1 8位模型计算机系统功能
      • 1.3.2 8位模型计算机各功能部件简介
    • 本章小结
    • 习题
  • 第2章 数制和码制
    • 2.1 几种常用的数制
      • 2.1.1 数制
      • 2.1.2 常见的四种数制
      • 2.1.3 不同进制数的相互转换
    • 2.2 编码
      • 2.2.1 二-十进制码
      • 2.2.2 格雷码
      • 2.2.3 奇偶校验码
    • 2.3 原码、补码和反码
      • 2.3.1 原码
      • 2.3.2 反码
      • 2.3.3 补码
    • 本章小结
    • 习题
  • 第3章 逻辑代数基础
    • 3.1 逻辑代数中的基本运算
      • 3.1.1 三种基本运算
      • 3.1.2 复合运算
    • 3.2 逻辑代数的基本定律和常用公式
      • 3.2.1 逻辑代数的基本定律
      • 3.2.2 逻辑代数的常用公式
    • 3.3 逻辑函数
      • 3.3.1 逻辑函数的定义
      • 3.3.2 逻辑函数的约束条件
    • 3.4 逻辑函数的表示
      • 3.4.1 真值表
      • 3.4.2 逻辑代数式
      • 3.4.3 逻辑图表示
      • 3.4.4 卡诺图表示
    • 3.5 逻辑代数的三个规则
    • 3.6 逻辑函数的化简方法
      • 3.6.1 化简逻辑函数的意义
      • 3.6.2 公式化简法
      • 3.6.3 卡诺图化简法
    • 本章小结
    • 习题
  • 第4章 VHDL
    • 4.1 VHDL概述
    • 4.2 VHDL的基本结构
      • 4.2.1 VHDL程序的基本结构与程序设计举例
      • 4.2.2 实体
      • 4.2.3 结构体
      • 4.2.4 库、程序包及其他
    • 4.3 VHDL要素
      • 4.3.1 VHDL文字规则
      • 4.3.2 VHDL数据对象
      • 4.3.3 VHDL数据类型
      • 4.3.4 VHDL操作符
    • 4.4 VHDL基本语句
      • 4.4.1 VHDL顺序语句
      • 4.4.2 VHDL并行语句
    • 4.5 VHDL描述风格
      • 4.5.1 行为描述
      • 4.5.2 数据流描述
      • 4.5.3 结构描述
    • 本章小结
    • 习题
  • 第5章 逻辑门电路
    • 5.1 基本逻辑门电路
      • 5.1.1 二极管、晶体管和场效应管的开关特性
      • 5.1.2 二极管门电路
      • 5.1.3 晶体管非门电路
    • 5.2 TTL集成逻辑门电路
      • 5.2.1 TTL与非门的基本结构和工作原理
      • 5.2.2 TTL门电路的性能参数
      • 5.2.3 TTL非门、或非门和与或非门
      • 5.2.4 TTL集电极开路门和三态门
      • 5.2.5 TTL数字集成电路的各种系列
      • 5.2.6 TTL数字集成电路使用中的注意事项
    • 5.3 CMOS门电路
      • 5.3.1 CMOS反相器
      • 5.3.2 CMOS传输门
      • 5.3.3 漏极输出和三态输出的CMOS门电路
      • 5.3.4 CMOS数字集成电路的各种系列
      • 5.3.5 CMOS逻辑门使用中的注意事项
    • 5.4 TTL与CMOS电路接口原则
      • 5.4.1 TTL电路驱动CMOS电路
      • 5.4.2 CMOS电路驱动TTL电路
    • 5.5 其他类型逻辑门电路
      • 5.5.1 ECL门电路
      • 5.5.2 I2L门电路
    • 本章小结
    • 习题
  • 第6章 组合逻辑电路
    • 6.1 组合逻辑电路的特点及功能描述
    • 6.2 采用SSI的组合逻辑电路的分析与设计
      • 6.2.1 采用SSI的组合逻辑电路的分析
      • 6.2.2 采用SSI的组合逻辑电路的设计
    • 6.3 常用的MSI组合逻辑电路
      • 6.3.1 加法器
      • 6.3.2 译码器
      • 6.3.3 编码器
      • 6.3.4 数据分配器
      • 6.3.5 数据选择器
      • 6.3.6 数值比较器
      • 6.3.7 奇偶校验电路
    • 6.4 采用MSI的组合逻辑电路的分析与设计
      • 6.4.1 采用MSI的组合逻辑电路的设计
      • 6.4.2 采用MSI的组合逻辑电路的分析
    • 6.5 组合逻辑电路的竞争-冒险
      • 6.5.1 竞争-冒险产生的原因
      • 6.5.2 消除冒险现象的方法
    • 本章小结
    • 习题
  • 第7章 集成触发器
    • 7.1 基本RS触发器
      • 7.1.1 基本RS触发器电路组成和工作原理
      • 7.1.2 基本RS触发器描述方法
    • 7.2 同步触发器
      • 7.2.1 同步RS触发器
      • 7.2.2 同步D触发器
      • 7.2.3 同步JK触发器
      • 7.2.4 同步T、T′触发器
      • 7.2.5 同步触发器的特点
    • 7.3 边沿触发器
      • 7.3.1 边沿JK触发器
      • 7.3.2 边沿D触发器
    • 7.4 触发器逻辑功能的转换
    • 本章小结
    • 习题
  • 第8章 时序逻辑电路
    • 8.1 时序逻辑电路的特点及功能描述
    • 8.2 时序逻辑电路分析
    • 8.3 常用时序逻辑电路
      • 8.3.1 寄存器和移位寄存器
      • 8.3.2 计数器
      • *8.3.3 序列信号发生器
    • 8.4 时序逻辑电路的设计
      • 8.4.1 概述
      • 8.4.2 同步时序逻辑电路的设计
    • 本章小结
    • 习题
  • 第9章 脉冲产生与整形电路
    • 9.1 555定时器
      • 9.1.1 555定时器的电路结构
      • 9.1.2 555定时器的工作原理
    • 9.2 施密特触发器原理及应用
      • 9.2.1 用555定时器电路组成的施密特触发器
      • 9.2.2 集成施密特触发器
      • 9.2.3 施密特触发器的应用
    • 9.3 单稳态触发器原理及应用
      • 9.3.1 用555定时器构成单稳态触发器
      • 9.3.2 TTL集成单稳态触发器
      • 9.3.3 单稳态触发器的应用
    • 9.4 多谐振荡器原理及应用
      • 9.4.1 用555定时器构成多谐振荡器
      • 9.4.2 施密特触发器构成的多谐振荡器
      • 9.4.3 石英晶体多谐振荡器
    • 本章小结
    • 习题
  • 第10章 半导体存储器
    • 10.1 半导体存储器概述
      • 10.1.1 半导体存储器的特点与应用
      • 10.1.2 半导体存储器的主要技术指标
    • 10.2 顺序存储器
      • 10.2.1 先入先出的顺序存储器
      • 10.2.2 先入后出的顺序存储器
    • 10.3 随机存储器
      • 10.3.1 随机存储器概述
      • 10.3.2 静态随机存储器
      • 10.3.3 动态随机存储器
      • 10.3.4 RAM集成芯片6264简介
    • 10.4 只读存储器
      • 10.4.1 只读存储器概述
      • 10.4.2 固定(掩模)只读存储器
      • 10.4.3 可编程只读存储器
      • 10.4.4 可擦除可编程只读存储器
      • 10.4.5 电可擦除可编程只读存储器
      • 10.4.6 用ROM实现组合逻辑函数
      • 10.4.7 快闪存储器
    • 10.5 存储器容量的扩展
      • 10.5.1 位扩展
      • 10.5.2 字扩展
      • 10.5.3 字位同时扩展
    • 本章小结
    • 习题
  • 第11章 数模和模数转换器
    • 11.1 概述
    • 11.2 数模转换器
      • 11.2.1 数模转换的表示
      • 11.2.2 DAC的一般构成
      • 11.2.3 权电阻网络DAC
      • 11.2.4 DAC的主要参数
    • 11.3 集成DAC及其应用
      • 11.3.1 集成DAC在数字系统中的应用
      • 11.3.2 集成DAC的选型原则
      • 11.3.3 集成DAC应用实例
    • 11.4 模数转换器
      • 11.4.1 模数转换的步骤
      • 11.4.2 并联比较型ADC
      • 11.4.3 逐次逼近型ADC
      • 11.4.4 双积分型ADC
      • 11.4.5 ADC的主要参数
    • 11.5 集成ADC及其应用
      • 11.5.1 集成ADC在数字系统中的应用
      • 11.5.2 集成ADC的选型原则
      • 11.5.3 集成ADC应用实例
    • 本章小结
    • 习题
  • 第12章 可编程逻辑器件及其应用
    • 12.1 概述
      • 12.1.1 可编程逻辑器件综述
      • 12.1.2 可编程逻辑器件的发展历程
      • 12.1.3 可编程逻辑器件的分类
    • 12.2 简单PLD的可编程原理
      • 12.2.1 电路符号表示
      • 12.2.2 PROM、PLA、PAL及GAL
    • 12.3 CPLD与FPGA的基本结构
      • 12.3.1 CPLD结构
      • 12.3.2 FPGA结构
      • 12.3.3 CPLD和FPGA的比较
      • 12.3.4 主流CPLD/FPGA厂商及其代表产品
      • 12.3.5 工程项目中CPLD/FPGA芯片的选型原则
    • 12.4 CPLD/FPGA的开发流程
      • 12.4.1 设计输入方式
      • 12.4.2 常用硬件描述语言简介
      • 12.4.3 主流EDA软件概述
    • 12.5 Altera主流FPGA的应用开发设计
      • 12.5.1 FPGA最小系统
      • 12.5.2 SOPC-NiosⅡ-EP2C35实验教学开发平台简述
      • 12.5.3 基于SOPC-NiosⅡ-EP2C35实验教学开发平台的实例设计
    • 本章小结
    • 习题
  • 第13章 数字系统设计基础
    • 13.1 数字系统概述
      • 13.1.1 数字系统的优点
      • 13.1.2 数字系统的基本构成
    • 13.2 数字系统的设计方法
      • 13.2.1 传统的设计方法
      • 13.2.2 基于EDA的现代数字系统设计方法
    • 13.3 数字系统的设计步骤
    • 13.4 状态机的设计
      • 13.4.1 状态机的基本结构
      • 13.4.2 状态机的分类
      • 13.4.3 状态机的VHDL设计
    • 13.5 数字系统设计举例
      • 13.5.1 设计任务及方案构思
      • 13.5.2 顶层电路的设计
      • 13.5.3 次级模块电路的分析及VHDL实现
      • 13.5.4 控制器的VHDL设计
    • 本章小结
    • 习题
  • 参考文献

相关图书