顶部
收藏

数字电子技术基础(第三版)(配光盘)


作者:
罗杰 彭容修
定价:
46.80元
ISBN:
978-7-04-038970-8
版面字数:
650.000千字
开本:
16开
全书页数:
411页
装帧形式:
平装
重点项目:
暂无
出版时间:
2014-02-19
读者对象:
高等教育
一级分类:
电气/电子信息/自动化类
二级分类:
电子电气类核心课程
三级分类:
数字电子技术



  • 前辅文
  • 1 数字逻辑基础
    • 1.1 数字电路与数字信号
      • 1.1.1 数字电路的发展历史及分类
      • 1.1.2 模拟信号与数字信号
      • 1.1.3 数字信号的描述方法
    • 1.2 数制
      • 1.2.1 十进制数
      • 1.2.2 二进制数
      • 1.2.3 十六进制数与八进制数
      • 1.2.4 二进制数的算术运算
    • 1.3 码制
      • 1.3.1 二-十进制编码
      • 1.3.2 格雷码
      • 1.3.3 ASCII字符编码
    • 1.4 逻辑运算及逻辑门
      • 1.4.1 基本逻辑运算及对应的逻辑门
      • 1.4.2 常用复合逻辑运算及对应的逻辑门
      • 1.4.3 集成逻辑门电路简介
    • 1.5 使用逻辑门的电路举例
    • 小结
    • 自我检验题
    • 习题
  • 2 逻辑代数
    • 2.1 逻辑代数的基本公式和规则
      • 2.1.1 逻辑代数的基本公式
      • 2.1.2 逻辑代数的基本规则
    • 2.2 逻辑函数的代数化简法
      • 2.2.1 逻辑函数的最简形式
      • 2.2.2 逻辑函数的代数化简法
    • 2.3 逻辑函数表达式的两种标准形式
      • 2.3.1 最小项与最小项表达式
      • 2.3.2 最大项与最大项表达式
    • 2.4 逻辑函数的卡诺图化简法
      • 2.4.1 用卡诺图表示逻辑函数
      • 2.4.2 用卡诺图化简逻辑函数
      • 2.4.3 含无关项的逻辑函数及其化简
      • 2.4.4 多输出逻辑函数的化简
    • 2.5 逻辑函数应用中的几个问题
      • 2.5.1 正逻辑与负逻辑
      • 2.5.2 逻辑符号的等效变换
    • 小结
    • 自我检验题
    • 习题
  • 3 组合逻辑电路
    • 3.1 概述
    • 3.2 组合逻辑电路的分析
    • 3.3 组合逻辑电路的设计
    • 3.4 常用组合逻辑电路
      • 3.4.1 编码器
      • 3.4.2 译码器/数据分配器
      • 3.4.3 数据选择器
      • 3.4.4 数值比较器
      • 3.4.5 加法器
    • 3.5 组合逻辑电路的竞争-冒险
      • 3.5.1 竞争-冒险现象及产生的原因
      • 3.5.2 消去竞争-冒险的方法
    • 3.6 应用举例:汽车尾灯控制电路
      • 3.6.1 电路的组成及其功能
      • 3.6.2 工作原理
    • 小结
    • 自我检验题
    • 习题
  • 4 锁存器和触发器
    • 4.1 双稳态电路的基本特性
    • 4.2 锁存器
      • 4.2.1 基本SR锁存器
      • 4.2.2 门控SR锁存器
      • 4.2.3 门控D锁存器
    • 4.3 触发器的电路结构和工作原理
      • 4.3.1 主从D触发器
      • 4.3.2 维持阻塞D触发器
      • 4.3.3 有清零输入和预置输入的D触发器
      • 4.3.4 带使能端的D触发器
    • 4.4 触发器的逻辑功能
      • 4.4.1 D触发器
      • 4.4.2 JK触发器
      • 4.4.3 T触发器
      • 4.4.4 T′触发器
    • 4.5 触发器的时间参数分析
    • 4.6 触发器的应用实例
    • 小结
    • 自我检验题
    • 习题
  • 5 时序逻辑电路
    • 5.1 概述
      • 5.1.1 时序逻辑电路的基本结构及特点
      • 5.1.2 时序逻辑电路的分类
      • 5.1.3 时序电路逻辑功能的描述
    • 5.2 时序逻辑电路的分析
      • 5.2.1 同步时序逻辑电路分析的一般步骤
      • 5.2.2 同步时序逻辑电路的分析举例
      • 5.2.3 异步时序逻辑电路的分析举例
    • 5.3 同步时序逻辑电路的设计
      • 5.3.1 同步时序逻辑电路设计的一般步骤
      • 5.3.2 同步时序逻辑电路设计举例
    • 5.4 寄存器和移位寄存器
      • 5.4.1 寄存器
      • 5.4.2 移位寄存器
      • 5.4.3 集成移位寄存器及其应用
    • 5.5 计数器
      • 5.5.1 异步计数器
      • 5.5.2 同步计数器
      • 5.5.3 集成计数器及其应用
    • 5.6 应用举例:会客厅多路照明灯控制电路
    • 小结
    • 自我检验题
    • 习题
  • 6 硬件描述语言Verilog HDL
    • 6.1 概述
    • 6.2 Verilog HDL程序的基本结构
      • 6.2.1 简单Verilog HDL程序实例
      • 6.2.2 Verilog HDL程序的基本结构
    • 6.3 Verilog HDL基本语法规则
      • 6.3.1 词法规定
      • 6.3.2 逻辑值集合
      • 6.3.3 常量及其表示
      • 6.3.4 数据类型
    • 6.4 Verilog HDL结构级建模
      • 6.4.1 多输入门
      • 6.4.2 多输出门
      • 6.4.3 三态门
      • 6.4.4 门级建模设计举例
    • 6.5 Verilog HDL数据流建模与运算符
      • 6.5.1 数据流建模
      • 6.5.2 Verilog HDL运算符
      • 6.5.3 运算符的优先级别
    • 6.6 Verilog HDL行为级建模
      • 6.6.1 行为级建模基础
      • 6.6.2 触发器与移位寄存器的行为级建模
      • 6.6.3 计数器的行为级建模
      • 6.6.4 状态图的行为级建模
    • 6.7 分层次的电路设计方法
      • 6.7.1 设计方法
      • 6.7.2 模块实例引用语句
    • 6.8 Verilog HDL设计实例
    • 小结
    • 自我检验题
    • 习题
  • 7 逻辑门电路
    • 7.1 CMOS逻辑门电路
      • 7.1.1 MOS管及其开关特性
      • 7.1.2 CMOS反相器
      • 7.1.3 CMOS与非门和或非门
      • 7.1.4 CMOS传输门
      • 7.1.5 CMOS三态输出和漏极开路输出门电路
      • 7.1.6 CMOS集成电路的主要技术参数及使用中的几个问题…
    • 7.2 TTL逻辑门电路
      • 7.2.1 BJT的开关特性
      • 7.2.2 TTL反相器
      • 7.2.3 TTL与非门及或非门电路…
      • 7.2.4 TTL门电路的输入、输出特性
      • 7.2.5 TTL集电极开路输出和三态输出门电路
      • 7.2.6 TTL系列门电路特性参数比较
    • 7.3 BiCMOS门电路
    • 7.4 CMOS与TTL门电路之间的接口问题
    • 小结
    • 自我检验题
    • 习题
  • 8 半导体存储器
    • 8.1 只读存储器(ROM)
      • 8.1.1 固定ROM
      • 8.1.2 可编程ROM
      • 8.1.3 ROM读操作实例
      • 8.1.4 ROM应用举例
    • 8.2 随机存取存储器(RAM)
      • 8.2.1 SRAM
      • 8.2.2 同步SRAM
      • 8.2.3 DRAM
      • 8.2.4 FIFO存储器及双口存储器简介
      • 8.2.5 存储容量的扩展
    • 8.3 应用举例:用RAM实现七段显示译码器
    • 小结
    • 自我检验题
    • 习题
  • 9 可编程逻辑器件
    • 9.1 概述
      • 9.1.1 PLD的历史
      • 9.1.2 PLD开发流程简介
      • 9.1.3 PLD器件的符号
    • 9.2 简单可编程逻辑器件
      • 9.2.1 可编程逻辑阵列PLA
      • 9.2.2 可编程阵列逻辑PAL
    • 9.3 复杂可编程逻辑器件
      • 9.3.1 CPLD的基本结构
      • 9.3.2 逻辑块
      • 9.3.3 I/O块
      • 9.3.4 可编程内部互连线资源
    • 9.4 现场可编程门阵列
      • 9.4.1 FPGA实现逻辑函数的基本原理
      • 9.4.2 FPGA的一般结构
      • 9.4.3 基于查找表(LUT)的逻辑块
      • 9.4.4 可编程布线资源
      • 9.4.5 I/O块
    • 9.5 设计举例
    • 小结
    • 自我检验题
    • 习题
  • 10 数模和模数转换器
    • 10.1 D/A转换器
      • 10.1.1 D/A转换器的基本原理
      • 10.1.2 倒T形电阻网络D/A转换器
      • 10.1.3 权电流型D/A转换器
      • 10.1.4 D/A转换器的主要技术指标
    • 10.2 A/D转换器
      • 10.2.1 A/D转换的一般工作过程
      • 10.2.2 并行比较型A/D转换器
      • 10.2.3 逐次比较型A/D转换器
      • 10.2.4 双积分式A/D转换器
      • 10.2.5 A/D转换器的主要技术指标
    • 10.3 应用举例:可编程波形产生器
    • 小结
    • 自我检验题
    • 习题
  • 11 脉冲波形的产生与变换
    • 11.1 施密特触发器
      • 11.1.1 用门电路组成的施密特触发器
      • 11.1.2 施密特触发器的应用
    • 11.2 单稳态触发器
      • 11.2.1 用门电路组成的微分型单稳态触发器
      • 11.2.2 集成单稳态触发器
      • 11.2.3 单稳态触发器的应用
    • 11.3 多谐振荡器
      • 11.3.1 门电路组成的多谐振荡器
      • 11.3.2 石英晶体多谐振荡器
    • 11.4 555定时器及其应用
      • 11.4.1 555定时器
      • 11.4.2 用555组成的施密特触发器
      • 11.4.3 用555组成的单稳态触发器
      • 11.4.4 用555组成的多谐振荡器
    • 11.5 设计举例:顺序信号产生电路
    • 小结
    • 自我检验题
    • 习题
  • 附录A ASCII码中的控制字符
  • 附录B EDA工具Quartus Ⅱ9.1简介
    • B.1 Quartus Ⅱ 9.1软件主界面
    • B.2 Quartus Ⅱ的设计流程
    • B.3 设计与仿真的过程
      • B.3.1 建立新的设计项目
      • B.3.2 输入设计文件
      • B.3.3 编译设计文件
      • B.3.4 设计项目的仿真验证
    • B.4 引脚分配与器件编程
      • B.4.1 引脚分配
      • B.4.2 对目标器件编程
  • 自我检验题、部分习题答案
  • 参考文献

相关图书