本书是普通高等教育“十一五”国家级规划教材。本书主要介绍使用VHDL语言、FPGA和计算机体系结构实验仪来进行各种计算机设计的实验,内容包括计算机的基本设计方法、计算机体系结构实验仪的结构和使用方法、8位和16位微程序控制计算机设计方法、16位RISC计算机的基本结构和设计方法(包括流水线及相关性)、Cache结构和设计方法。对每种计算机,均以一个样机为例介绍其具体设计和实现方法,并提供了从简单到复杂的多种实验设计题,供读者自由选择。
本书可作为大专院校“计算机体系结构实验”课程和“计算机组成原理实验”课程的教材。